PRODUCT

AN/ZY-9461-SDR
AN/ZY-9461-SDR數據平臺綜合板是一個可以獨立運行的軟件無線電平臺。射頻前端采用AD9361收發器,并且可以支持2*2 MIMO?;鶐幚砥鞑捎玫氖?span>xilinx的zynq7045 FPGA芯片,改FPGA芯片內嵌ARM雙核CPU。并集成了USB、網口、SPI、UART等豐富的外設,適用該平臺,用戶可以快速的進行原型設計和開發嵌入式應用程序。
板卡主要功能包括:
l 為基帶和中頻信號處理提供可重配置的硬件平臺
l 為信號處理算法提供豐富的 FPGA 資源
l 提供到中頻及射頻的數據、控制接口
l 提供扣卡接插件,用于實現特定功能
l 上電及復位后所有接口代碼復位
l 提供簡單易用的平臺管理接口
3.1硬件架構
AN/ZY-9461-SDR高性能基帶信號處理板卡采用Xilinx公司Zynq7000系列FPGA芯片和AD9361射頻芯片進行設計。板卡采用80*60緊湊型尺寸結構。
3.2詳細指標
指標名詞 |
具體指標 |
板卡尺寸 |
80*60mm |
處理能力 |
支持選配Zynq7030/35/45, 提供豐富的FPGA編程資源 提供雙核ARM A9 CPU,運行主頻高達800MHz |
對外接口 |
1個10M/100M/1000M網口 1個USB2.0接口 1個FMC 80pin連接器接口 |
板卡存儲容量 |
1GB DRAM 8G NAND FLASH |
程序加載方式 |
JTAG加載 SD卡加載 NANDFLASH加載 |
工作頻段 |
70~6000MHz,步進調整2.4Hz |
收發通道數 |
2發2收 |
信號帶寬 |
200KHz~56MHz,軟件可配置 |
跳頻速率 |
>=2000hop/s |
最大輸出功率 |
10dBm |
本振泄露 |
-50dBc |
鏡像抑制 |
-50dBc |
發射動態范圍 |
80dB,調整步進0.25dB |
接收動態范圍 |
76dB,調整步進1dB |
外部參考時鐘 |
可選 |
工作模式 |
TDD/FDD,軟件可配置 |
采樣速率 |
ADDA 12bit/250Msps,采用速率用戶可配置 |
數字資源 |
自帶128階FIR濾波器,用戶可配置 |
變速率資源 |
自帶抽取、插值濾波器,可配置為2/4/8倍 |